Embedded JPEG encoder IP core and memory efficient preprocessing architecture for scanner

Author(s):  
Chung-Jr Lian ◽  
Liang-Gee Chen ◽  
Hao-Chieh Chang ◽  
Yung-Chi Chang
Keyword(s):  
Ip Core ◽  
PIERS Online ◽  
2007 ◽  
Vol 3 (4) ◽  
pp. 374-378 ◽  
Author(s):  
Yu Liu ◽  
Ziqiang Yang ◽  
Zheng Liang ◽  
Limei Qi

2013 ◽  
Vol 26 (7) ◽  
pp. 646-651
Author(s):  
Congzhong Wu ◽  
Le Peng ◽  
Yajun Wang ◽  
Xizhen Yin
Keyword(s):  

2020 ◽  
Vol 96 (3s) ◽  
pp. 89-96
Author(s):  
А.А. Беляев ◽  
Я.Я. Петричкович ◽  
Т.В. Солохина ◽  
И.А. Беляев

Рассмотрены особенности архитектуры и основные характеристики аппаратного видеокодека по стандарту H.264, входящего в состав микросхемы 1892ВМ14Я (MCom-02). Описан механизм синхронизации потоков данных на основе набора флагов событий. Приведены экспериментальные результаты измерения характеристик производительности разработанного видеокодека на реальных видеосюжетах при различных форматах передаваемого изображения. The paper considers main architectural features and characteristics of H.264 hardware video codec IP-core as a part of MCom- 02 system-on-chip (SoC). Bedides, it presents data flow synchronization mechanism based on event flags set, as well as experimental results of performance measurements for the designed video codec IP-core obtained for different video sequences and different image formats.


Author(s):  
Alexey I. Boyko ◽  
Mikhail P. Matrosov ◽  
Ivan V. Oseledets ◽  
Dzmitry Tsetserukou ◽  
Gonzalo Ferrer

Sign in / Sign up

Export Citation Format

Share Document