Monte Carlo Reliability Model for Single-Event Transient on Combinational Circuits

2017 ◽  
Vol 64 (12) ◽  
pp. 2933-2937 ◽  
Author(s):  
Baojun Liu ◽  
Li Cai
Aerospace ◽  
2020 ◽  
Vol 7 (2) ◽  
pp. 12 ◽  
Author(s):  
Ygor Q. Aguiar ◽  
Frédéric Wrobel ◽  
Jean-Luc Autran ◽  
Paul Leroux ◽  
Frédéric Saigné ◽  
...  

Due to the intrinsic masking effects of combinational circuits in digital designs, Single-Event Transient (SET) effects were considered irrelevant compared to the data rupture caused by Single-Event Upset (SEU) effects. However, the importance of considering SET in Very-Large-System-Integration (VLSI) circuits increases given the reduction of the transistor dimensions and the logic data path depth in advanced technology nodes. Accordingly, the threat of SET in electronics systems for space applications must be carefully addressed along with the SEU characterization. In this work, a systematic prediction methodology to assess and improve the SET immunity of digital circuits is presented. Further, the applicability to full-custom and cell-based design methodologies are discussed, and an analysis based on signal probability and pin assignment is proposed to achieve a more application-efficient SET-aware optimization of synthesized circuits. For instance, a SET-aware pin assignment can provide a reduction of 37% and 16% on the SET rate of a NOR gate for a Geostationary Orbit (GEO) and the International Space Station (ISS) orbit, respectively.


2014 ◽  
Vol 54 (9-10) ◽  
pp. 2278-2283 ◽  
Author(s):  
J.L. Autran ◽  
M. Glorieux ◽  
D. Munteanu ◽  
S. Clerc ◽  
G. Gasiot ◽  
...  

2017 ◽  
Vol 33 (5) ◽  
pp. 607-620
Author(s):  
Ghaith Bany Hamad ◽  
Otmane Ait Mohamed ◽  
Yvon Savaria

2021 ◽  
Author(s):  
Πελοπίδας Τσουμάνης

Η αξιοπιστία των Ολοκληρωμένων Κυκλωμάτων (ΟΚ) ήταν ανέκαθεν μία από τις πιο συχνές ανησυχίες στον τομέα του VLSI, πόσο μάλλον σήμερα, που η συνεχής συρρίκνωση της τεχνολογίας που ακολουθεί το Νόμο του Moore τα καθιστά πιο ευάλωτα σε διάφορους παράγοντες. Η πρόκληση που έχει να κάνει με την αξιοπιστία και τα Μεταβατικά Σφάλματα που προκαλούνται από ιονίζουσα ακτινοβολία κερδίζει συνεχώς έδαφος και έχει τραβήξει την προσοχή αρκετών ερευνητών προσφάτως. Ένα σωματίδιο επαρκούς ενέργειας που συγκρούεται με ένα τρανζίστορ μπορεί να προκαλέσειδιαταραχή στην ισορροπία μεταξύ ηλεκτρονίων και οπών εντός της συσκευής, έχοντας ως αποτέλεσμα την αλλαγή της λογικής κατάστασης της εξόδου της πύλης που διαρκεί συνήθως ορισμένα picoseconds. Το προσωρινό αυτό φαινόμενο που εμφανίζεται ως ένας ανεπιθύμητος παλμός στην έξοδο, που καλείται και Single Event Transient (SET), μπορεί να επηρεάσει τη σωστή λειτουργία του κυκλώματος καθώς διαδίδεται και εν τέλει αποθηκεύεται σε κάποιο στοιχείο μνήμης. Αυτό ονομάζεται Μεταβατικό Σφάλμα και παρόλο που δεν είναι μόνιμο μπορεί να προκαλέσει απρόσμενη συμπεριφορά στο κύκλωμα. Έτσι, είναι σημαντικό για τη βιομηχανία να γνωρίζει την ευπάθεια των κυκλωμάτων σε τέτοιου είδους κινδύνους, ειδικότερα όταν αυτά αφορούν κρίσιμα συστήματα, όπως ιατρικά, αεροηλεκτρονικά, στρατιωτικά, κ.ά. Σε αυτήν τη διατριβή παρουσιάζουμε ένα ολοκληρωμένο πλαίσιο για τη μοντελοποίηση των Μεταβατικών Σφαλμάτων εξαιτίας της ιονίζουσας ακτινοβολίας στη συνδυαστική λογική των ΟΚ, παρέχοντας μία εκτίμηση της Συχνότητας Μεταβατικών Σφαλμάτων (ΣΜΣ), ενός ευρέως διαδεδομένου μέτρου για την ευπάθεια των ΟΚ σε τέτοιους κινδύνους. Η προτεινόμενη μεθοδολογία που βασίζεται σε Monte Carlo προσομοιώσεις, λαμβάνει υπόψην το φυσικό σχέδιο ενός κυκλώματος ούτως ώστε να μοντελοποιήσει τα Single Event Multiple Transients (SEMTs), τα οποία γίνονται ολοένα και πιο συχνά με τη συρρίκνωση της τεχνολογίας. Επίσης, παρουσιάζονται δύο παραλλαγές του κύριου αλγορίθμου της εκτίμησης της ΣΜΣ, για την ταυτοποίηση των ευαίσθητων περιοχών και των πιο ευαίσθητων πυλών ενός κυκλώματος, επιτρέποντας μικρές τροποποιήσεις είτε της σχεδίασης του κυκλώματος, είτε ακόμη και των στρατηγικών χωροθέτησής του στα πρώτα στάδια της σχεδίασης με σκοπό τη μείωση της ΣΜΣ. Τα αποτελέσματα της εκτίμησης της ΣΜΣ επιδεικνύονται με μία ποικιλία προσομοιώσεων που πραγματοποιούνται πάνω στα ISCAS ’89 κυκλώματα για τις τεχνολογίες των 45nm και 15nm, ενώ η επαλήθευση με το εργαλείο προσομοίωσης HSPICE υποδεικνύει αποδεκτή απόκλιση για τα μικρής κλίμακας κυκλώματα. Τέλος, εξετάζεται η συμπεριφορά της σύγχρονης τεχνολογίας κατασκευής ΟΚ Fully-Depleted Silicon-On-Insulator (FDSOI) απέναντι στα χτυπήματα των σωματιδίων και συγκρίνεται με τη συμβατική Bulk τεχνολογία μέσω προσομοιώσεων TCAD.


Author(s):  
Faisal Mustafa Sajjade ◽  
Neeraj Kumar Goyal ◽  
B.K.S.V.L Varaprasad

Sign in / Sign up

Export Citation Format

Share Document